在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: tyl1106

在cyclone中用quartus的模块做了个FIFO,感觉时序老有问题

[复制链接]
发表于 2004-12-1 13:14:38 | 显示全部楼层

在cyclone中用quartus的模块做了个FIFO,感觉时序老有问题

fpga内部产生是什么意思?
我觉得按这个设计要求,应该把两侧cpu时钟直接用于fifo就行,引入其他时钟反而需要另外处理时钟域隔离。
 楼主| 发表于 2004-12-1 16:02:40 | 显示全部楼层

在cyclone中用quartus的模块做了个FIFO,感觉时序老有问题

fpga内部产生应该是由fpga的晶振(此晶振与fifo两侧的cpu的晶振无关)经pll后出来的时钟,如果cpu没有时钟输出引脚怎模办啊,我感觉还是用fpga产生的时钟来控制fifo的读写时钟通用些,不过不知道有没有大虾这样做过,不知能不能通?
发表于 2004-12-1 19:17:59 | 显示全部楼层

在cyclone中用quartus的模块做了个FIFO,感觉时序老有问题

实际上这和哪个器件做master很有关系,还是取决于你的设计要求。
发表于 2006-12-29 17:40:24 | 显示全部楼层
感觉LZ什么都不懂
发表于 2007-5-20 08:50:38 | 显示全部楼层

没人做过同步FIFO吗?

没人做过同步FIFO吗?
发表于 2007-5-20 10:14:46 | 显示全部楼层
异步FIFO的双时钟是FPGA中产生的.
代码中只要是在test_bench中生成rdclk和wrclk即可
发表于 2007-5-22 05:25:58 | 显示全部楼层
fifo似乎应该是一个不包括时钟源的器件,不然cpu在读写fifo的时候怎么保证数据和时钟同步?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-17 10:03 , Processed in 0.019358 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表