在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1675|回复: 4

关于状态机设计驱动时序

[复制链接]
发表于 2009-11-4 15:48:23 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
我发现大师通常指点说,一般用状态机来设计一些驱动时序,比如AD转换。
驱动时序中,有的时候会有一段时间维持高电平或是低电平,实际上,这种维持在高或低某一种状态(像C语言里面的延迟设计)的设计,就是让状态的执行一直循环在某一个状态里面。不知道我的这种理解对不对?
发表于 2009-11-4 20:40:27 | 显示全部楼层
谢谢分享
发表于 2009-11-6 02:26:26 | 显示全部楼层
No 循环, it just is keeping 状态. Since it a hardware.
发表于 2009-11-8 13:59:21 | 显示全部楼层
状态机的一个经典实例
发表于 2009-11-14 22:27:03 | 显示全部楼层
顶一下
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-18 10:47 , Processed in 0.430497 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表