在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
查看: 3803|回复: 14

[求助] 初学模拟IC,搭建一个telescope运放,请教瞬态输出上下不对称是啥原因的?

[复制链接]
发表于 2021-4-19 17:26:28 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
工艺是500nm,设置Vdsatp=Vdsatn=100mv;摆幅设置0.4V-4.8V,Vout DC偏置2.6V,但是输出的瞬态波形Vout总是向下摆幅大于向上摆幅,不能满足设计预期的0.4-4.8V,请问大神这个可能是哪里出了问题?

电路主体

电路主体

输出摆幅

输出摆幅


 楼主| 发表于 2021-4-19 17:28:16 | 显示全部楼层
ADB929F8-E7A5-4E83-8B3E-30199BC43C94.jpeg 补充瞬态时域波形
回复 支持 反对

使用道具 举报

 楼主| 发表于 2021-4-20 10:19:30 | 显示全部楼层


   
wjx197733 发表于 2021-4-20 09:16
最上面的管子,偏置电压不要用理想电压源。


你好,这个有啥区别不?
回复 支持 反对

使用道具 举报

 楼主| 发表于 2021-4-20 10:20:17 | 显示全部楼层


   
flyfern 发表于 2021-4-19 18:36
往下的摆幅是管子截止了吧,看是不是输出共模电平低了,尽量在输出摆幅中间 ...


之前尝试调过共模电平,效果也是一样
回复 支持 反对

使用道具 举报

 楼主| 发表于 2021-4-20 11:04:33 | 显示全部楼层


   
knightrideric01 发表于 2021-4-20 10:55
检查一下,在输入最高和最低时,是不是有管子进入线性区了。从上到下这么多管子vsat加一起小不了,先不同状 ...


你好,是的,在输入摆幅在5mv就出现NMOS管进入线性区了;

在DC状态下,下面两个NMOS的Vdsat在80mv左右;上面两个PMOS的Vdsat在60mv左右;

预期设置的Vdsat是100mv;但将管子的W与multiplier调节过后会有点误差;

回复 支持 反对

使用道具 举报

 楼主| 发表于 2021-4-20 13:30:54 | 显示全部楼层


   
geniuswww 发表于 2021-4-20 11:52
要用diode的管子来偏置电流源。不要用理想vdc


我尝试用理想Isource来代替,好像也没有效果;

是想先把主体做好,再做current mirror偏置;
回复 支持 反对

使用道具 举报

 楼主| 发表于 2021-4-20 15:17:15 | 显示全部楼层


   
geniuswww 发表于 2021-4-20 11:52
要用diode的管子来偏置电流源。不要用理想vdc


查了下,电路缺少CMFB导致的
回复 支持 反对

使用道具 举报

 楼主| 发表于 2021-4-20 15:23:58 | 显示全部楼层


   
wjx197733 发表于 2021-4-20 15:06
“先把主体做好”这个想法是对的,但楼主的做法是不对的。设计主体时,最上面的管子也不能用理想电压源, ...


我查了下拉扎维的书,主体搭出来之后的输出确实是会出现上下不均衡的情况,需要共模反馈来纠偏;

单纯调节中心点DC电平是没有效果的,因为NMOS与PMOS电流不匹配;

输入摆幅稍微一大,就会使其中的NMOS管进triode region;


回复 支持 反对

使用道具 举报

 楼主| 发表于 2021-4-20 16:46:37 | 显示全部楼层
FD0B34E4-2F88-427B-9343-2993E027D516.jpeg
加入共模反馈后,可以达到设计指标摆幅,上下均衡;
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-9-13 10:55 , Processed in 0.019333 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表