在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
查看: 7756|回复: 15

[求助] 在VCO和分频器链路中,怎样判断要不要加入buffer和阻抗匹配电路呢?

[复制链接]
发表于 2020-4-22 11:27:59 | 显示全部楼层
vco出来接buffer一般是做隔离吧,防止负载牵引导致后级电路让vco频偏。我个人觉得功率器件或者需要电流以外的电路不用刻意说做你要的阻抗匹配呢。因为说白了,cmos是电压控制电流的器件,那么所以在中间电路更多应该考虑电压而不是电流。个人理解哈
回复 支持 2 反对 0

使用道具 举报

发表于 2020-4-22 11:51:30 | 显示全部楼层
buffer本身的作用就不是为了增益啊,它最主要就是隔离与drive下一级啊。我不理解你说引起振荡是什么意思,但你在做放大器的过程中总是要仿真稳定系数的吧。
回复 支持 反对

使用道具 举报

发表于 2020-4-22 16:30:15 | 显示全部楼层
我个人觉得是要看的,然后buffer的问题,我在之前看到一片论文提到一句。就是希望buffer的输入阻抗尽量的大,仿真对VCO的负载牵引。我明白你说的意思,但私以为s参数在这两个电路之前看的意义不大。你想想看你buffer接的位置,即使用变压器耦合,那也是直接影响谐振腔的。
回复 支持 0 反对 1

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

X 关闭广告

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 ) |网站地图

GMT+8, 2025-10-25 08:12 , Processed in 0.012110 second(s), 4 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表