在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4757|回复: 7

[求助] 高速AD时钟导致地上辐射超标的问题

[复制链接]
发表于 2013-6-2 21:46:58 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
我是用的是ADI的AD9629与FPGA相连,板卡测试时发现地上有30M倍频的干扰,达到-60dbm左右,幅度还很大直接耦合到了设备的射频部分,导致测试时在30M倍频的频点测试有误差,起初怀疑是AD的时钟输入的问题,后来直接使用信号源输入30M,地上的30M谐波还是存在,单独给时钟芯片供电输出30M地上的谐波不存在!最后定位为AD输出的30M随路时钟带来的谐波,现做了以下改进:
1.AD输出时钟由3.3V降为1.8V。
2.AD时钟与FPGA的距离尽可能的近。
3.AD时钟和数据走内层直接用地包裹。
      不知道这些方法是不是可以降低地上30M谐波分量,大家看看问题是不是AD30M输出引起的,这样解决可以吗?还有没有更好的办法?AD的输出的数据和FPGA之间需要做阻抗匹配吗?貌似只有在线宽上匹配一下,中间也不好加什么器件吧!大家畅所欲言!!
发表于 2013-6-3 07:04:46 | 显示全部楼层
根据你描述,产生问题的原因是供电方式引起的,而你采取的解决措施是不能解决这个问题的。
注意这不是辐射,最好分开供电。
 楼主| 发表于 2013-6-3 13:12:29 | 显示全部楼层
我是排除了时钟芯片的辐射,给时钟芯片单独供电没有辐射,接上AD就有了,是AD输出30M的问题吧!!!
发表于 2013-6-20 14:37:03 | 显示全部楼层
Ding ~~thank
发表于 2013-8-29 08:38:27 | 显示全部楼层
是地上有干扰么?你的地是怎么布置的?
头像被屏蔽
发表于 2017-11-2 12:15:53 | 显示全部楼层
提示: 作者被禁止或删除 内容自动屏蔽
发表于 2018-5-31 16:32:11 | 显示全部楼层
加强地的连接
发表于 2018-7-27 17:30:23 | 显示全部楼层
地的回流是否完整
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-27 05:53 , Processed in 0.026762 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表