在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: a925059215

[求助] 设计SAR ADC时,电容阵列DAC的单位电容如何选取

[复制链接]
发表于 2017-8-25 17:29:34 | 显示全部楼层
下载下来看看
发表于 2017-8-28 15:16:13 | 显示全部楼层
非常好的资料
发表于 2017-8-31 17:20:05 | 显示全部楼层
文章不错
发表于 2017-9-4 16:36:53 | 显示全部楼层
谢谢分享
发表于 2017-9-6 09:04:56 | 显示全部楼层
谢谢分享
发表于 2017-9-6 11:46:28 | 显示全部楼层
电容大,matching好,SFDR好。但是switching power大,ref buffer不好做。
现在一般都是根据thermal noise来定电容,然后用calibration来增强SFDR(>8bit)
发表于 2017-9-6 15:32:01 | 显示全部楼层
谢谢分享
发表于 2017-9-11 13:45:43 | 显示全部楼层
谢谢分享
发表于 2017-9-11 19:09:10 | 显示全部楼层
首先应该确定SAR-ADC的应用环境,是考虑高速、噪声、功耗亦或是提高电容面积效率。
一般而言,根据有效位数确定噪声分配:量化噪声、比较器噪声和电容网络的热噪声。根据噪声确定单位电容大小,此时电容的大小对应的mismatch是否满足设计要求,如果不满足,可以利用数字校正且稍微提高电容大小,满足实际INL要求。这些具体要看建模结果了。
发表于 2017-9-13 11:14:53 | 显示全部楼层
谢谢分享
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-6 19:11 , Processed in 0.027642 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表