在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 19511|回复: 31

[求助] CMOS corner lot的产生,以及与量产时variation的区别

[复制链接]
发表于 2017-6-23 16:59:54 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
一直很好奇一个问题:
例如试生产时,一般会回来所谓TT corner的芯片;然后也可以指定fab生产出corner chip。
那么为什么大批量生产时,芯片的variation就变的不可控了,各种corner都有可能?
难道试生产时的“TT” “SS” “FF”芯片多了一些monitor process,动态调整了工艺以得到所需的corner,量产时这一process被取消了?
发表于 2017-6-27 21:01:52 | 显示全部楼层
corner用来定process 的window,一般要求+/-3sigma,当然也有的产品window就很窄。
MP时condition定在TT,这是target,但是process会跑偏,跑到1FF或者1SS等等都有可能。process跑偏很常见,fab尽可能的控制在target上。
 楼主| 发表于 2017-6-28 11:06:56 | 显示全部楼层
回复 2# goxdl

这个可以理解.我的问题是为什么试量产(或者说第一批)的芯片能保证在TT附近?因为fab有特殊的控制吗?
发表于 2017-6-29 17:07:44 | 显示全部楼层
回复 3# kaiyuan
[size=57.7957344055176px]概率问题,一般第一次跑到TT的概率还是很大的,当然也有偏的,量大了什么都来了,概率不是骗人的
 楼主| 发表于 2017-6-30 16:58:48 | 显示全部楼层
回复 4# midnightseraph


谢谢回复。
冒昧问一下,这个是猜测呢?还是你知道的实际情况?
 楼主| 发表于 2017-7-19 17:01:43 | 显示全部楼层
自己顶一下,希望有人能解惑
发表于 2017-12-7 22:49:28 | 显示全部楼层
TT是什么的缩写?
发表于 2019-1-14 17:58:00 | 显示全部楼层
tt是typical的缩写
发表于 2019-5-13 16:04:34 | 显示全部楼层
因为试生产的时候wafer控制更好,这个时候可能生产的机台都是固定在某几台上,时间段很小,这个时间段生产原材料,机台状况等等variaiton都比较小,当量大的时候,整个process几百道工艺可能某几道工艺的变化就可能引起3sigma的variation了,这些东西在量小的时候是看不到的,大致可以认为试生产的时候是跑在高斯分布的峰值区域的,但是量大的时候就可能跑到比较偏的地方了。所以跑corner lot来找到中心点,以得到最大的process空间,fyi
发表于 2019-5-17 16:05:41 | 显示全部楼层
为了产品验证早点过,早点有订单来FAB, 你的第一笔qual lot看的紧一些,过golden tool,pirun key layer,而且fab会偷偷下backup wafer,你的TT wafer,可能会有1sigma 的FS/SF/FF/SS来包围,出货的时候选TT给你,而不在TT上的wafer,FAB 就自己吃,或者当小corner wafer验CP window.
量产后你的量大,fab不会每批lot给你pirun,所以inline variation比pilot要大,会导致WAT 不稳定。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 06:27 , Processed in 0.020971 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表