在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
查看: 13278|回复: 21

[求助] 14b 250M Pipeline ADC 第一级结果很差,求指导

[复制链接]
发表于 2016-10-17 10:21:24 | 显示全部楼层 |阅读模式
悬赏100资产未解决
本帖最后由 光影之约 于 2016-10-17 15:03 编辑

本人在校学生,菜鸟一枚。在实验室做一款14b 250M PipelineADC,第一级前仿结果很差,tt下第一级下不带噪声ENOB只有11.58bit,带噪声ENOB11.04bit,HD3很高。一直怀疑是bootstrap开关的问题,当把bootstrap开关换成理想开关后,第一级tt下不带噪声ENOB有14.5bit,但实际上单仿bootstrap开关tt下ENOB有14.93bit。另外给第一级输入斜坡信号,输出如图所示,上下高度不一样高,有offset。求问大神,第一级结果为何那么差?什么原因可能导致输入斜坡信号,输出上下高度不一样高,且有offset?有没有遇到过类似情况的大神。真心诚意求解答~以下四个图分别是第一级仿真结果,第一级输入斜坡信号和相应输出,bootstrap开关仿真原理图以及结果. 1.png 2.png 3.png 4.png

发表于 2016-10-17 10:51:00 | 显示全部楼层
我也遇到这样的问题了,同问
回复

使用道具 举报

发表于 2016-10-17 15:08:48 | 显示全部楼层
看不懂,膜拜大神
回复

使用道具 举报

 楼主| 发表于 2016-10-17 15:09:56 | 显示全部楼层
大神,你们在哪里。。。
回复

使用道具 举报

发表于 2016-10-17 16:14:09 | 显示全部楼层
Three artifacts in a sample-and-hold: droop, hold-mode feedthrough, and pedestal step

从这三方面看看。
回复

使用道具 举报

发表于 2016-10-17 18:55:54 | 显示全部楼层
单独仿真bootstrap开关和实际采样电路还是有区别的,为什么不在实际电路中仿真采样之后电容极板上的信号的SFDR呢
回复

使用道具 举报

 楼主| 发表于 2016-10-18 20:38:16 | 显示全部楼层
回复 5# feier0251


   好的,谢谢
回复

使用道具 举报

发表于 2016-10-21 17:23:07 | 显示全部楼层
回复 1# 光影之约

会不会是sample的时序有问题?
回复

使用道具 举报

发表于 2016-10-22 05:20:36 | 显示全部楼层
沒細看您的電路,不過建議check一下bootstrap電路的輸出是否有settle到您要的準位?
回复

使用道具 举报

发表于 2016-10-22 17:48:06 | 显示全部楼层
14b 250M。这个,很难做吧?
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-9-13 07:05 , Processed in 0.021942 second(s), 4 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表