在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3107|回复: 6

[求助] Xilinx ise软件 verilog编程 时钟IP核

[复制链接]
发表于 2016-8-17 14:35:32 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
外部晶振的60MHz的,想用IP核得到10.23M的主时钟,clk uclk(.CLK_IN1(sysclk),
                                                                                   .CLK_OUT1(clk),
                                                                                   .RESET(~rst),
                                                                                  .LOCKED(locked));
sysclk是60M,得到的clk的10.23M,我在后面把clk这个信号直接作为时钟信号使用可以吗?下面是部分代码,为什么在仿真的时候clkena没有输出(一条红线,值是X)
clk uclk(.CLK_IN1(sysclk),
         .CLK_OUT1(clk),
         .RESET(~rst),
         .LOCKED(locked));
Sim_CodeNCO unco(.clk10dot23(clk),   
                             .rst(rst),
                              .iniena(iniena),
                              .modifyfreq(modifyfreq),
                              .clk1dot023(clkena));   /*由10.23M的到一个1.023M的输出。
发表于 2016-8-17 14:58:12 | 显示全部楼层
两次变频,好像有的芯片不支持pll级联
 楼主| 发表于 2016-8-17 15:54:42 | 显示全部楼层
回复 2# newwalkman
PLL级联是指什么意思?  我刚开始学这个不太懂
发表于 2016-8-17 17:51:59 | 显示全部楼层
你的复位到底是高有效还是低有效?
 楼主| 发表于 2016-8-17 20:10:02 | 显示全部楼层
回复 4# huster
在子模块中,低是复位,高是正常工作; 时钟IP核这里,我单独拿它做仿真,是低 才有输出波形
发表于 2016-8-19 12:20:14 | 显示全部楼层
没明白我的意思?你2个模块的复位一个高有效一个低有效?永远有一个处于复位态
发表于 2018-4-15 09:27:44 | 显示全部楼层
thanks for sharing
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 13:07 , Processed in 0.018003 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表