在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 8811|回复: 17

[求助] 单个NMOS做开关,怎样减小阈值电压损失?

[复制链接]
发表于 2016-7-6 14:13:08 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
如图所示,用单个NMOS做开关时,S端输入3.3V时,D端只有2.2V,阈值损失太大,满足不了后续电路的要求。请教有什么方法可以使D端电压损失减小?
所用工艺是SMIC180的,作为对比仿真了UMC180的工艺,结果S端输入3.3V时,D端电压可以达到2.6V(满足后续电路要求)。难道是因为工艺的原因,但这差别也太大了吧?
求救求救……
注:不能使用CMOS传输门或PMOS做这个开关。
QQ截图20160706141028.png
发表于 2016-7-6 14:32:34 | 显示全部楼层
这个用chargepump自举gate
 楼主| 发表于 2016-7-6 14:57:46 | 显示全部楼层
回复 2# maplefire


  这个问题是在做IO电路时遇到的,不能花费大片面积来做自举升压。
谢谢你的回复
发表于 2016-7-12 15:08:28 | 显示全部楼层
有DNW的话可以考虑把NMOS的Sub接到Source,降低体效应带来的阈值电压增加
发表于 2016-7-14 10:36:57 | 显示全部楼层
回复 1# 88王道


   可以加个很简单的升压电路 ,一个反相器加PMOS即可
发表于 2016-7-14 11:41:47 | 显示全部楼层
回复 5# hjstrive


   提升一个Vthp?
 楼主| 发表于 2016-7-14 15:00:10 | 显示全部楼层
回复 5# hjstrive


    尝试过,但还是不行。
多谢!
发表于 2016-7-14 15:28:03 | 显示全部楼层
1.上面说的方法为什么不可以?难道3.3v就是vdd电压了?如果3.3v不是最高电压就可以。
2.nmos传输高电平本来就有电压损耗,这个也没什么好办法,你又不能用pmos
 楼主| 发表于 2016-7-14 15:58:49 | 显示全部楼层
回复 8# qiwentuo


   用inverter加PMOS之后,虽然Schmitt输入端电压可以达到3.3V左右,但Schmitt翻转阈值会受到正反馈的影响,项目中对VT有要求,所以不行。
可能对于VT要求低的项目该方法可用。
发表于 2016-7-14 16:04:57 | 显示全部楼层
没明白你的意思,你的nmos开关的G和D电压都为3.3v,要想S端高于2.2v(目的想接近3.3v),那你gate的电压至少要比S端高些,只要你gate电压不受限抬上去不就可以了,比如抬到3.3+Vthp就可以;如果3.3v就是最高那就不行
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-17 18:52 , Processed in 0.022609 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表