在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 11259|回复: 43

[求助] PIPELINE adc仿真MDAC问题

[复制链接]
发表于 2016-3-28 20:11:33 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
在运放共享结构中,tran仿真MDAC时候发现在CK2时钟相时,有一个尖尖凸起,不知道啥原因,麻烦各位啦
q.PNG
 楼主| 发表于 2016-3-29 09:07:23 | 显示全部楼层
回复 1# YQyoyo


咋没人回复呢
发表于 2016-3-29 09:12:17 | 显示全部楼层
那是transition的暫態啊!
那是因為Pipelined ADC Clock 的Phase1 and Phase2 做成non-overlap Clock,
所以會有一小段時間OP是處在Open -Loop State,
所以OP 輸出會往0V or AVDD 跑,
自然會看到此現象,
您不用管此暫態現象,
您要管的是在時間結束之前,
您的電壓是否settling 到 0.1% 以內 ( Example : 10-bit ADC First Stage Output voltage)
這才是您要關心的
 楼主| 发表于 2016-3-29 11:13:09 | 显示全部楼层
回复 3# billlin

谢谢您的回复,我还有疑问,我关注这点的问题就是因为我的建立存在问题,在理论值为200mV时候,我的仿真结果达到20.568超出范围,我以为是因为这个尖尖的存在,导致在建立过程中充放电存在问题呢,不知道该如何理解这一现象。谢谢您
发表于 2016-3-29 14:15:38 | 显示全部楼层
不大了解您要表達的意思?
您有翔詳細的圖嗎?
 楼主| 发表于 2016-3-29 14:47:12 | 显示全部楼层
回复 5# billlin


    我们看建立是看在CK1E由高到低跳变时刻处的输出值对吧,如图所示 ,在 CK1E由高到低跳变时候,我输入值是160mV,因为Vout=2Vin-Vref,我的Vref值为300mV,所以理论输出值应为20mV,仿真值应该低于20mV,但是我实际仿真值确实20.45mV。
qq.PNG
发表于 2016-3-29 15:38:47 | 显示全部楼层




    运放共享的方法有几种,你的具体结构是什么样的。
不准有可能包括:charge injection, 运放输入端reset不完全导致charge sharing等,从你的图看,大概只能判断出不是建立时间不够或者输入信号变化的缘故。
发表于 2016-3-29 15:47:49 | 显示全部楼层
我想可能是 MOS Charge injection induce Offset ,
您試試看Vin=320mV,是否結果為: 340.45mV,
如果是的話,那可能是Offset,
對整體ADC ENOB不會造成影響的.
而且是否 1LSB >> 450uV,
那根本不用管450uV !
发表于 2016-3-29 15:51:50 | 显示全部楼层
這可能是 MOS Charge Injection induce Offset,
您可以改變Vin,比如200mV,可能Vout=100.45mV,
既然是Offset,
就不影響Pipelined ADC 的linearity,
您的450uV是可以不用管的
 楼主| 发表于 2016-3-29 16:09:18 | 显示全部楼层
回复 9# billlin


    谢谢您
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-18 08:42 , Processed in 0.023726 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表