在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3400|回复: 4

[原创] Xilinx FPGA入门连载44:FPGA片内ROM实例之ROM配置

[复制链接]
发表于 2016-1-8 13:02:28 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
Xilinx FPGA入门连载44FPGA片内ROM实例之ROM配置

特权同学,版权所有

配套例程和更多资料下载链接:

http://pan.baidu.com/s/1jGjAhEm

1.jpg


1 ROM初始化文档创建


既然是ROM,那么我们就必须实现给它准备好数据,然后在FPGA实际运行时,我们直接使用这些预存储好的数据就行。

         Xilinx FPGA的片内ROM支持初始化数据配置。如图所示,我们可以创建一个名为rom_init.coe的文件,注意后缀一定是“.coe”,前面的名称当然你可以随意起。

2.jpg

         ROM初始化文件的内容格式如图所示。从第3行开始到第34行,是这个32*8bit大小ROM的初始化数据。

3.jpg


2新建源文件

打开ISE工程,如图所示,在“Design à Implementation à Hierarchy”中的任意位置单击鼠标右键,弹出菜单中选择“New Source..”。

4.jpg

在“New Source Wizard”中,做如图所示的设置。


Select Source Type”中选择新建文件类型为“IP(CORE Generator & Architecture Wizard)”。


File name”即文件名,我们命名为“rom_controller”。


Location”下面输入这个新建文件所存放的路径,我们将其定位到工程路径下的“ipcore_dir”文件夹下。


勾选上“Add to project”。

5.jpg


完成以上设置后,点击“Next”进入下一步。


3IP选择

在“Select IP”页面中,如图所示,我们在“Viewby Function”下面找到“Memories &Storage Elements à RAMs & ROMs à Block Memory Generator”,单击选中它,接着点击“Next”进入下一步。

6.jpg


如图所示,弹出“Summary”页面后,点击“Finish”即可。

7.jpg


4 ROM配置


弹出的第1个页面中,如图所示,“InterfaceType”选择“Native”,然后点击“Next”到下一个配置页面。

8.jpg


弹出的第2个页面中,如图所示,“Memory Type”选择“Single Port ROM”,其他配置默认即可,然后点击“Next”到下一个配置页面。

9.jpg


弹出的第3个页面中,如图所示,ROM位宽“Read Width”输入“8bitROM深度“Depth”输入“32”。其他配置默认即可,然后点击“Next”到下一个配置页面。

10.jpg


4个配置页面中,如图所示勾选“MemoryInitiazation”下的“Load Init File”,然后点击“Browse”定位到前面创建的rom_init.coe文件所在路径。

11.jpg


余下2个页面均使用默认设置即可,点击“Generate”生成ROM





发表于 2016-1-10 21:53:41 | 显示全部楼层
haohaohaohaohao
发表于 2018-12-17 15:10:56 | 显示全部楼层
好东西
发表于 2018-12-21 14:58:54 | 显示全部楼层
感谢特权体同学
发表于 2019-1-4 15:26:32 | 显示全部楼层
回复 1# 特权fpga


    谢谢
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-2-23 06:27 , Processed in 0.020501 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表