在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2526|回复: 4

[求助] ISE中,调用FIFO IP核遇到的问题?

[复制链接]
发表于 2015-9-14 14:48:57 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 yangzhiyuan 于 2015-9-14 14:52 编辑

首先我想实现的是特权同学视频教程中的基于FIFO的串口发送机设计,我用的是Spartan 3E Kit板子,发现综合后少了FIFO例化模块,不知道为什么会出现这种现象,求各位大神指点迷津!
综合后的视图如下:

112628e2g2kc96an2vrhor.png




工程文件结构如下图:



                                                                                  113030frfqfszcg3frf918.png



                               
登录/注册后可看大图



顶层设计代码如下:主要是模块的例化,包括fifo的例化


module fifo_uart_top(clk,rst_n,
                        rs232_tx
    );
         input clk,rst_n;
         output rs232_tx;
         
         wire [7:0]wr_data_in;
         wire [7:0]tx_data;
         wire wr_req,rd_req;
         wire tx_start;
         
         //例化fifo IP核
         fifo_uart fifo_uut(
                                                          .clk(clk), // input clk
                                                          .rst(rst_n), // input rst
                                                          .din(wr_data_in), // input [7 : 0] din
                                                          .wr_en(wr_req), // input wr_en
                                                          .rd_en(rd_req), // input rd_en
                                                          .dout(tx_data), // output [7 : 0] dout
                                                          .full(full), // output full
                                                          .empty(tx_start) // output empty
                                                         );
                                                         
        //例化数据产生模块                                                
         data_output data_generator(
                                                                                 .clk(clk),
                                                                                 .rst_n(rst_n),
                                                                                 .wr_req(wr_req),
                                                                                 .wr_data_in(wr_data_in)         
                                                                                );
                                                                                
        //例化uart_ctrl模块
         uart_ctrl uart_uut(
                                                          .clk(clk),
                                                          .rst_n(rst_n),
                                                          .tx_start(tx_start),
                                                          .rs232_tx(rs232_tx),
                                                          .tx_data(tx_data),
                                                          .rd_req(rd_req)
                                                         );


endmodule

发表于 2015-9-14 22:13:15 | 显示全部楼层
回复 1# yangzhiyuan


   未必这视图能有多少意义的,你最好直接开始implementation。看看布局布线之后是不是还是这样。
发表于 2015-9-20 20:11:51 | 显示全部楼层
代码量不大,编bit,下载,使用在线调试,抓信号
发表于 2015-9-21 11:29:58 | 显示全部楼层
不是在吗?
你那个xco文件就是。
发表于 2015-9-22 17:23:10 | 显示全部楼层
fifo是你自己例化的,还是直接使用已有工程中的?考虑一下fifo核的版本是否与当前使用的软件版本一致
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-15 14:27 , Processed in 0.022369 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表