在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3561|回复: 3

[求助] 环振时钟抖动,时钟偏差的仿真方法

[复制链接]
发表于 2015-9-13 10:54:09 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
搭了一个简单的三级环振,要求频率1.92M,请问怎么用spectre仿真它的偏差和抖动啊?谢谢~
发表于 2015-9-13 14:02:12 | 显示全部楼层
抖动 (jitter), 可以用PSS 或者HB, 然后得到PN曲线, 做integration 得到。
偏差 是 clock skew 还是 clock variation (over PVT), if it's skew, 如果VCO是在PLL里, 最后只提供一个phase 的clock然后distribute, 没有什么skew的问题。
 楼主| 发表于 2015-9-13 17:29:14 | 显示全部楼层
回复 2# zhuyun_zizy

谢谢~是用在UHF RFID里作为时钟,所以频率偏差要小,时钟稳定性要好。
发表于 2022-8-16 13:51:07 | 显示全部楼层


zhuyun_zizy 发表于 2015-9-13 14:02
抖动 (jitter), 可以用PSS 或者HB, 然后得到PN曲线, 做integration 得到。
偏差 是 clock skew 还是 clock ...


请问下,怎么仿PLL的参考杂散
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-23 09:52 , Processed in 0.017949 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表