在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2034|回复: 4

[讨论] design中驱动能力较弱的cell如何处理

[复制链接]
发表于 2015-9-9 08:54:50 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
design中驱动能力较弱的cell我们怎么处理?
我希望的是这种cell的时候能尽量和load绑在一起,这样就不存在驱动不足导致大tran了,但是该如何处理呢?
然后想到比较笨的方法就是直接禁用这样的cell,把D0或者D1的直接禁用,但是这样代价是面积,同样比较笨的方法是直接输出端加buffer,一样是开销面积~

使用想想最好的方法还是和load绑在一起,跪求这样做的处理方法~
@ICC
发表于 2015-9-9 09:09:06 | 显示全部楼层
D0/D1的cell一般是要禁掉的,不太在意增加的面积吧。。。
什么工艺?这么在意面积
 楼主| 发表于 2015-9-9 09:33:15 | 显示全部楼层
回复 2# wjchuan


    40nm以下的,因为控制成本,所以注意面积
发表于 2015-9-9 09:36:15 | 显示全部楼层
回复 3# yic2000


   有很大影响吗?D0肯定是不能用的,D1也尽量少用,用D1再加buf,得不偿失啊
发表于 2015-9-9 17:16:18 | 显示全部楼层
icc会自动选择的,你想多了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 08:46 , Processed in 0.020258 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表