|
发表于 2015-5-1 11:55:25
|
显示全部楼层
回复 1# cl378454434
建议你先去深入理解 1bit delta sigma的工作原理,总的理念是oversampling配合feedback to push noise to higher frequency在这个基础上,multi bit delta sigma无非就是使这个high pass noise shaping curve sharper
8 level 意味是 3 bit delta sigma.
你说的第二和第四点我没太懂,但第三点spur我可以好好谈一下。楼上也有人说过了这个主要是 integer boundary spur,你可以去搜一下。产生原因主要是fractional PLL的 charge pump 相当于一个sampler,把一些高频信号crosstalk(比方说VCO) alias down到loop BW 内,所以会有大的spur,这个是fractional PLL的通病,没有太好的解决办法,可以做的是重新规划你的frequency plan,比方说用不同的VCO frequency 和 divider来达到同样的output frequency, 避免fraction太接近整数 |
|