在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3070|回复: 9

[求助] 关于dc的问题

[复制链接]
发表于 2015-2-6 10:35:31 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
初学者求助大家。。。design compiler脚本中的clk_period指的是什么?它和电路里的clk有什么关系?应该设多大合适?综合后插入buffer会影响latency吗?电路的频率到底由什么确定?
发表于 2015-2-6 11:04:58 | 显示全部楼层
时钟周期。
发表于 2015-2-6 11:32:43 | 显示全部楼层
回复 1# nancyjj90


     时钟的频率,它主要是跟你的电路的clk有关系,一般会大于电路中的clk的频率。
一般大的不是很多,比如你的电路clk为40MHz,那你就在约束中设50呗。
 楼主| 发表于 2015-2-6 16:14:15 | 显示全部楼层
回复 3# 曦玄

那为什么数值设的不同关键路径报的不是同一条呢?是因为插入了buffer关键路径就可能变了吗?一个buffer会占用一个latency吗?
 楼主| 发表于 2015-2-6 17:09:10 | 显示全部楼层
回复 2# A1985

那dc中设的这个时钟周期和RTL写的时钟周期有什么不同吗?还是说这两个就要设成一个值?
发表于 2015-2-6 22:37:47 | 显示全部楼层
DC设置的时钟周期通常比RTL里面实际周期稍小一些,即适当的过约束。
 楼主| 发表于 2015-2-7 13:42:07 | 显示全部楼层
回复 6# liuguangxi

可不可以这么理解,就是dc里时钟周期设的越小,相当于加的约束越紧,所以电路的关键路径就越小。关键路径变小的原因是根据设定的约束在电路里插入了buffer,所以电路的面积也会变大。那这些buffer的插入会影响电路的latency吗?电路实际的latency要怎么得到呢?
发表于 2015-2-7 21:56:20 | 显示全部楼层
前端综合时候把clock看成ideal network,不考虑其latency。
buffer的插入会影响电路的latency,具体延时多少需要后端做完CTS之后才能获得比较准确的值。
 楼主| 发表于 2015-2-8 10:59:30 | 显示全部楼层
回复 8# liuguangxi

我还是不太理解为什么时钟周期变了会导致关键路径报的不是同一条了呢
发表于 2015-2-8 21:23:58 | 显示全部楼层
关键路径报的是时序违反最厉害的那条路径
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-27 03:47 , Processed in 0.026794 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表