在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: 七里香ISE

[求助] FPGA实现方式

[复制链接]
 楼主| 发表于 2015-1-23 22:21:20 | 显示全部楼层
回复 6# shirancq


    我就打算这样先做一下,但是需要转换的多吗?我知道有些模块可以调用FPGA的内核,这样“用FPGA”大概多久能做出来,一周够不够?
发表于 2015-1-23 23:03:51 | 显示全部楼层
本帖最后由 liuguangxi 于 2015-1-23 23:05 编辑

回复 10# 七里香ISE

速度快慢取决于系统架构设计和性能评估,不是简单的调用IP就行的。
你不如把算法大概功能说下,这样也好判断。
 楼主| 发表于 2015-1-24 09:51:58 | 显示全部楼层
回复 12# liuguangxi


    无线信号解调算法,先经过FFT进行同步,然后匹配滤波,维特比译码就可以了,大步骤就是这样,
由于我对FPGA的microblaze调用了解太少,老师规定要做出来才给放假也是醉了。。
就把它当做“FPGA实现”交差吧 不知道这样多久能做出来,至少也要先跑通才行
 楼主| 发表于 2015-1-24 10:30:51 | 显示全部楼层
回复 8# qladxk2008

我只想用最最简单的FPGA方式实现,你说的这个还不是很懂
发表于 2015-1-24 10:40:37 | 显示全部楼层
回复 11# 七里香ISE


   刚刚了解了一下你的流程,感觉还是直接用FPGA实现比较简单,因为microblaze主频不高,适用于做一些控制上的算法,可以这样考虑:在FPGA上用rtl实现FFT和滤波,在microblaze上做viterbi译码的处理(如果速度不够,可能就得把这部分也得用rtl实现了)
 楼主| 发表于 2015-1-24 11:08:46 | 显示全部楼层
回复 15# shirancq


    用RTL实现FFT和滤波,要编写Verilog代码吧,就是不是很会。。
维特比译码可以用IP核实现吗?其实我想的就用microblaze控制时序流程,然后几个大的算法能用IP核的就用IP核,实在不能用的就只能用Verilog搭建。
不知道这种想法对不对?
发表于 2015-1-24 16:22:52 | 显示全部楼层
回复 16# 七里香ISE


   想法是好的,但代码终归是要写的。好好fft和滤波都可以调用现成的IP,但是数据的时序什么的总得写代码来控制的。你可以加我的微信号:5 8 2 6 3 5 0 3 0
发表于 2015-1-24 19:05:02 | 显示全部楼层
做算法的话,是新的思想。
 楼主| 发表于 2015-1-24 20:24:14 | 显示全部楼层
回复 17# shirancq

    好的
发表于 2015-1-25 16:01:27 | 显示全部楼层
项目重做,难度比写C代码大吧
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-6-25 01:26 , Processed in 0.021600 second(s), 7 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表