在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 14382|回复: 28

[求助] 差分运放共模输入电平由什么决定?

[复制链接]
发表于 2014-12-28 07:35:17 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 uopuwe 于 2014-12-29 10:25 编辑

全差分switch-cap结构的sdm第一级integrator的输入共模电平Vcmi是由什么来决定的?电路结构如下图,用全差分结构实现,Vcmi应该就是图中的V1,由于运放高增益和反馈,两个输入端是相等的电压没有问题,,是虚短概念,问题是V1值是多少,也就是Vcmi的值是由什么决定的?
我想运放内部应该没有决定Vcmi的机制,CMFB可以决定输出共模电压Vcmo(本图中Vcmo=Vcm),是不是Vcmo通过外部的SC反馈网络,由某种机制决定的Vcmi?
可是没想明白的是,电容是隔直的,运放两输入端又都是高阻节点,这个直流的Vcmi是由哪里给出的呢?
这个问题不仅局限于积分器,对于通常的采保结构也同样存在,大家都来分析一下吧。

integ.jpg
发表于 2014-12-28 13:15:21 | 显示全部楼层
我认为共模电压Vcm不是电路“给”的,而是按照电路的输入信号叠加出来的,按照共模电压的定义应该是(Vin- + Vin+)/2。
    上面的这个开关电容结构,Vin+固定为0,Vin-接Vin是上一级信号,两者相加平均就是共模电压大小。
另外,图中的运放是单端输出,对于这中运放是没有CMFB这个概念的,楼主你要知道CFMB是用来稳定输出“共模”电压的,这是一个单端的输出,何来“共模”的概念?
发表于 2014-12-28 13:21:19 | 显示全部楼层
回复 2# fightshan


    肯定是电路给的咯,电容又没有直流反馈。把全差分的电路画出来,传上来,就应该知道了
发表于 2014-12-28 13:31:37 | 显示全部楼层
回复 3# lvbenqiang123


   我在“给”上加了引号,我的意思就是说,一个差分运放的两个输入端是确切的实际输入值,共模、差模输入的概念是对着两个信号人为的区分出来的。上面的这个电路,Vin 直流信号完全过不来的话,输入共模就是0,如果要单仿这个运放,就把仿真时的Vincm设置为0V,这是我的理解。
发表于 2014-12-28 13:39:23 | 显示全部楼层
回复 4# fightshan


    不是的,这是开关电容电路,采样phase下,运放另一端会接“地” 这个地就是opamp的共模输入
发表于 2014-12-28 13:46:43 | 显示全部楼层
回复 5# lvbenqiang123


   还不就是0
 楼主| 发表于 2014-12-28 19:08:51 | 显示全部楼层
楼上的几位兄弟,我把图更新为全差分结构了,要讨论的也是全差分结构,单端输入很好理解的,运放一个输入端接地,应用运放虚短概念,就可以完全确定另一端也是地。但是全差分结构中,运放的两个输入端V1、V2都处于高阻,虽然也是V1=V2,但具体值不知道,我初步认为是通过外围反馈决定的,应该有V1=V2=Vcm,但没弄清是如何推导出来的。
欢迎大家踊跃发言,都来分析下。
发表于 2014-12-28 19:29:12 | 显示全部楼层
好问题
发表于 2014-12-29 08:47:18 | 显示全部楼层
回复 7# uopuwe


    你 Phase 1 的时候,不是已经画出来了么。是VCM。就是Vcm呀 。输入共模和输出共模可以不同的。
 楼主| 发表于 2014-12-29 10:19:13 | 显示全部楼层




   phase 1的时候,ph2开关是断开的,V1点并不与vcm连接,是高阻态吧?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-17 23:34 , Processed in 0.036373 second(s), 11 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表