|  | 
 
| 
我现在调用了Xilinx的fifo IP,直接就是数据输入和输出,但是在数据输出过程中,发现前面几位数没办法读出;而且输出数据也不对齐。
×
马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。
您需要 登录 才可以下载或查看,没有账号?注册  周期: clk     : 1  2  3  4  5  6  7  8  9  10  11
 输入: VPO   :  1  2  3  4  5  6  7  8  9  10  11
 输出:VPO_O:  0  0  0  0  0  0  4  5  6   7   8
 
 情况类似于上面的样子,我该怎么解决的呢?谢谢各位大神帮忙。
 
 主要代码:
 U1: FIFO_HD PORT MAP (RST,PCLK,PCLK,VPO,WR_Y,RE_Y,VPO_O_Y,FULL_Y,EMPTY_Y);
 RE_Y <= '1';
 WR_Y <= '1';
 | 
 |