在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2884|回复: 4

[求助] FIFO深度超过了DesignWare中对应单元的深度限制

[复制链接]
发表于 2014-8-13 15:16:41 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
例化了DesignWare提供的dw_fifo_s1_sf单元,但是其深度限制为2~1024,而需要的FIFO深度为4096,请问应该怎么处理啊?FIFO可以进行深度拆分吗?感觉需要添加控制逻辑才行啊!
菜鸟请各位大侠帮忙啦!
发表于 2014-8-13 18:02:21 | 显示全部楼层
还有类似的例化单元不?如果一定要用这个,你看下源代码,把里面的宽度加宽2bit,
 楼主| 发表于 2014-8-14 09:10:22 | 显示全部楼层
回复 2# eaglelsb

其它单元的最大深度更小。以及,弱弱问一句,为什么要加宽位宽呢?明明是深度不够用啊……
仿真大概没啥限制,综合的时候比较麻烦,没有直接可供综合的源代码,用的是一个叫dw_foundation.sldb的库文件,大概是不可改的。而且即便能改,也很怀疑是不是真的能满足时序要求……
所以想知道是不是能通过逻辑上的办法来解决?
发表于 2015-5-4 14:37:27 | 显示全部楼层
great post
发表于 2024-5-13 16:41:04 | 显示全部楼层
dw库实际上是用reg搭建的,超过1024深度无法综合,换sram的ip然后自己做控制逻辑
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-19 00:23 , Processed in 0.017591 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表