在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4524|回复: 13

[求助] 请教:大家在设计复位电路时,都是怎么设计的?(ASIC除外,指FPGA)

[复制链接]
发表于 2014-7-16 23:43:45 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
如题,大家在敲verilog代码时,复位部分怎么设计,拿port过来的复位信号过来直接用,不用管?还是说有采取类似于异步复位、同步释放的做法
发表于 2014-7-17 08:50:51 | 显示全部楼层
1.如果复位信号不属于当前模块的时钟域,必须要同步到本地时钟域
2.尽量用同步复位
3.尽量不用复位
 楼主| 发表于 2014-7-17 11:33:37 | 显示全部楼层
回复 2# haitaox


    FPGA中为什么尽量用同步复位,而不用异步复位,能够进一步解释呢?
发表于 2014-7-17 14:59:34 | 显示全部楼层
好!!!!!!!
发表于 2014-7-17 15:01:18 | 显示全部楼层
好!!!!!!!!!!
发表于 2014-7-17 15:10:02 | 显示全部楼层
好!!!!!!!!
发表于 2014-7-17 15:19:50 | 显示全部楼层
同步复位的好处(前提是复位信号已经处于时钟域之内)
1.可以使软件选择将复位信号放到FF的sr端口还是作为逻辑输入
2.软件根据当前的设计,可以灵活布线复位信号
3.很多FPGA的内部器件的寄存器没有异步复位端口,只有同步复位端口,例如DSP
4.很多FPGA的内部原语只能使用同步复位,例如SRL
发表于 2014-7-17 15:21:40 | 显示全部楼层
好!!!!
发表于 2014-7-17 17:19:01 | 显示全部楼层
进来学习下~
发表于 2014-7-18 12:49:32 | 显示全部楼层
回复 7# haitaox
Xilinx的DSP48E1是否需要同步复位?还是异步也可以,如果对时延要求不高的话。Xilinx的BRAM呢?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-16 14:30 , Processed in 0.024288 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表