在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3594|回复: 6

[求助] SDRAM相移问题

[复制链接]
发表于 2014-6-4 17:01:46 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x

这段时间做FPGA,深受SDRAM相位角计算的痛苦,在论坛提问后幸得特权同学的指引,拜读了<SDRAM时钟相移估算>一文,连接如下:http://blog.ednchina.com/ilove314/955999/message.aspx


读后,有几点小疑问没有悟透,还望各位前辈指点一二:


文中图5、图6(即后面所使用的tCO(max), tCO(min))两个参数是如何得来的?(注:我使用的是Quartus II 11.0)

 楼主| 发表于 2014-6-4 17:38:37 | 显示全部楼层
自己顶一下,希望路过的大神帮忙解答
发表于 2014-6-4 20:22:08 | 显示全部楼层
最佳做法不是相移,而是用PLL/DCM做Deskew,即:通过PLL/DCM的Feedback使内核时钟和外部Pin上的时钟相位一致。
 楼主| 发表于 2014-6-4 23:26:11 | 显示全部楼层
回复 3# Timme


   你说的是xilinx系列 ?
发表于 2014-6-4 23:33:53 | 显示全部楼层
发表于 2014-6-5 10:23:08 | 显示全部楼层
只会使用自带SDRAM控制器的飘过。。。
发表于 2014-6-5 14:38:31 | 显示全部楼层
找找STA相关的知识,无非就是为了满足setup hold,tco是寄存器固有的属性cp to output的延迟信息,通俗点就是clk有效沿来到数据输出的时间
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-26 12:02 , Processed in 0.026767 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表