在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
查看: 8506|回复: 14

[求助] 【求助】ICC里如何让clock tree syn 可以穿越不同的voltage area

[复制链接]
发表于 2014-5-13 23:23:04 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
A和B都是switchoff的voltage area,B的logic hierarchy层次是在A下面,B只能在A关断时才能关断,所以clock tree是应该穿过A做进B的
但现在情况是,CTS时只做A区域的,B区域不做,所以导致B区域的latency很长,且在A/B交界处A那边会insert很多很多clk buffer

怎样设置可以让ICC在做相应的clock tree的时候可以穿越voltage area?
发表于 2014-5-14 10:48:10 | 显示全部楼层
回复 1# weip218


    顶一下~
回复 支持 反对

使用道具 举报

发表于 2014-5-14 22:44:30 | 显示全部楼层
回复 1# weip218

你看看A进入B的那个clk net上是不是有dont touch属性,如果有,可以手动插一个buffer把这个属性打断,然后再做CTS。试一下。
回复 支持 反对

使用道具 举报

发表于 2014-5-15 22:17:06 | 显示全部楼层
没这样做过,User Guide上的一点信息供参考:The clock_optcommand is multivoltage-aware. No special setup is required. The clock tree synthesis engine in IC Compiler recognizes the logic hierarchy associated with the voltage area and creates the clock tree bottom-up by clustering sink points from the same voltage area. After the clock subtrees are built for each voltage area, clock tree synthesis joins the subtrees at the root of the clock net.
回复 支持 反对

使用道具 举报

发表于 2014-5-15 22:19:40 | 显示全部楼层
没做过,User guide上的一点信息供参考:The clock_opt command is multi voltage-aware. No special setup is required. The clock tree synthesis engine in IC Compiler recognizes the logic hierarchy associated with the voltage area and creates the clock tree bottom-up by clustering sink points from the samevoltage area. After the clock subtrees are built for each voltage area, clock tree synthesis joins the subtrees at the root of the clock net.
For bottom-up clock tree synthesis, IC Compiler performs endpoint clustering based on voltage areas. It builds a separate clock subtree for each voltage area, without crossovers between these subtrees.
You should insert level shifters and isolation cells as needed on clock nets that cross power domains before running clock tree synthesis.
回复 支持 反对

使用道具 举报

 楼主| 发表于 2014-5-16 08:22:20 | 显示全部楼层
回复 3# KevinIC


   试了,还是不行从A进入B的那条net有个dont_touch_reasons属性是mv_ao,这个net后面连的net也会有这个属性传递进来,我在进来的第一根net上insert buffer了并不能打断这种传递
在CTS的时候会报,因为有这个mv_ao原因所以dont_touch,所以就不synthesis这条net

这个mv_ao要怎么reset啊?你有遇到过吗?
回复 支持 反对

使用道具 举报

 楼主| 发表于 2014-5-16 08:29:03 | 显示全部楼层
回复 5# ryry17

现在的情况是这个clock tree是应该直接穿进来的,却因为在交界地方的net属性不穿了,不知道是不是ICC有什么命令可以设置在做这个clock的时候默认这两个voltagearea可以是一个group,或者我还是必须得在交界的地方insert一个有level shift某些属性的buffer?
回复 支持 反对

使用道具 举报

发表于 2014-5-16 09:33:00 | 显示全部楼层
先将B区域内部作为一个子tree长好,其latency已经有了,然后将A区域中进入B区域的点设为floating pin应该可以
回复 支持 反对

使用道具 举报

发表于 2014-5-16 20:08:46 | 显示全部楼层
没太明白你的情况。“B只能在A关断时才能关断”,意思是B相对A来说是always-on的?如果是这样的话就得先在边界上插isolation cell。 如果是电压不一样的话就得先插Level Shifter。
可以用”analyze_mv_design -always_on -verbose –net $net_name”分析一下ICC 把这条net mark为mv_ao的原因。mv_ao是不能用command直接reset掉的
回复 支持 反对

使用道具 举报

 楼主| 发表于 2014-5-28 21:48:12 | 显示全部楼层
回复 9# ryry17

说错了,B只能在A on的时候on,A off的时候B必须off,也就是说A相对B来说是always on的
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-9-21 05:37 , Processed in 0.018430 second(s), 3 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表