在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2357|回复: 6

[求助] pipeline adc数字校正后各个数字输出之间有延迟

[复制链接]
发表于 2014-2-20 19:02:20 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 reghit 于 2014-2-21 08:52 编辑

各位大侠,小弟在做10bit pipeline adc,我的问题是,在使用错位相加以后,由于经过多个adder,计算最后的数字输出,而每经过一个adder,都会产生一个延迟,那么最后会看到,最高位和最低位在时序上,沿可能相差很多了,小弟想问,这个要在反相器后加些电容来补偿一下,使得所有数字输出沿尽量同步吗?如果不然,在每个高一位在翻转的时候,有全0交叠。谢谢
发表于 2014-2-21 09:26:30 | 显示全部楼层
加个DFF trigger同步一下
 楼主| 发表于 2014-2-21 14:23:44 | 显示全部楼层
发表于 2014-2-21 15:53:50 | 显示全部楼层
pipeline 结构本来就有延迟,基本上4拍吧,还在乎多0.5拍么?
 楼主| 发表于 2014-2-21 16:17:12 | 显示全部楼层


pipeline 结构本来就有延迟,基本上4拍吧,还在乎多0.5拍么?
xuriver2012 发表于 2014-2-21 15:53



我的结构是SH+4*2.5bit/stage+2bit Flash,设计要求pipeline latency是3 Cycles,如果再加一个dff,那是不是,pipeline latency变成3.5cycles了?
发表于 2014-2-21 16:48:49 | 显示全部楼层


我的结构是SH+4*2.5bit/stage+2bit Flash,设计要求pipeline latency是3 Cycles,如果再加一个dff,那是 ...
reghit 发表于 2014-2-21 16:17




    so ...  ???
 楼主| 发表于 2014-2-21 17:30:20 | 显示全部楼层
回复 6# lonerinuestc


    那也就是说第一个时钟周期转换的数据,得等到3.5个时钟周期以后才会输出,这样就不满足设计要求了,所以我想问,如果考虑到这个,这个dff有没有必要加,或者说,回到最初的问题,即使数字输出出现不同步,在设计上是否可以接受?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-5 22:48 , Processed in 0.022917 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表