在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2960|回复: 4

[求助] dc后进行vcs仿真输出编程高阻状态

[复制链接]
发表于 2013-11-20 16:44:48 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 qiuqiuzizi 于 2013-11-20 16:56 编辑

各位大侠,小女前仿时一切ok,DC综合后生成了sdf文件和网表,进行后仿真时,波形成了除了输出为高阻外都对,是什么原因呢?添加了相应的库文件,是一个浮点运算器,数字也遵循了IEEE754标准,百思不得其解,调用了dw的IP核。还有一个输出一直为X...
发表于 2013-11-20 17:03:02 | 显示全部楼层
是不是有时序违反导致X态扩展?
发表于 2013-11-20 17:06:48 | 显示全部楼层
逻辑综合工具(synopsys公司)
Design Compiler(DC)
数字电路仿真(synopsys公司)
Verilog compile simulator(VCS)
 楼主| 发表于 2013-11-20 17:08:16 | 显示全部楼层
回复 2# woodhorse
这是个纯组合逻辑的IP核,自己写测试代码时例化了时钟,在上升沿给数,请问时序违反是指?
发表于 2013-11-20 20:35:54 | 显示全部楼层
回复 4# qiuqiuzizi


    输入信号全加激励了?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-24 15:56 , Processed in 0.020728 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表