在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5343|回复: 3

[求助] 关于多个敏感信号的中断处理

[复制链接]
发表于 2013-10-21 17:42:19 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
fpga与PC通过PCIE相连,FPGA有16个算法芯片,算法芯片操作完成后要通知PC来取数据,准备用中断的方式来告知PC。是用1个中断+16位的寄存器的方式好还是用16个中断的方式,16个中断的方式可能速度会快,但相应的复杂一些。1个中断+寄存器的方式  中断的产生条件需要认真考虑。有没有哪位给出点建议?多谢
发表于 2013-10-22 10:23:21 | 显示全部楼层
我觉得似乎你想复杂了。
16个中断“或”一下合成一个中断信号。中断状态regsiter直接由16个中断合成。
这样没有啥问题吧?
 楼主| 发表于 2013-10-22 14:13:05 | 显示全部楼层
回复 2# coyboy912


感觉逻辑这块不好处理,每个片子的完成时间不同,或 的话这样会不会时序很乱?
发表于 2013-10-22 15:19:58 | 显示全部楼层
回复 3# xww25140
就看你要丢给软件处理还是硬件帮忙做了。
如果每个算法模块划分清晰的话,在软件部分将他们的逻辑组织起来也不难的;
我看不出输出16个中断有什么好处,中断资源是非常宝贵的资源。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-23 13:23 , Processed in 0.021224 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表