在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3780|回复: 4

[求助] 双向端口的综合约束问题

[复制链接]
发表于 2013-10-19 10:37:33 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
设计中存在一个双向端口sda,现在假定它的输出负载为10pf,综合时该怎样添加这个约束呢?我是这样写的:

set_load 10 [get_ports sda]

我发现这样写的时候,综合出来结果显示net sda 的transition time特别大,达到好几十,很明显就不对,导致时序分析也不对。我想请教下这个约束该怎么设置。
发表于 2013-10-19 10:46:47 | 显示全部楼层
同求,tongwen
发表于 2013-10-19 13:18:00 | 显示全部楼层




    10pf,top level的port才有这么大的load吧。这么大的load只有PAD cell才能驱动,一般的std cell驱动能力不够。如果你是block level这个值大了,自己去查下std cell中buf的load是多大,一般20倍这个值差不多,大概是0.0几个pf。如果这port是连PAD的,可以现在block level 先set_ideal_nework先。
 楼主| 发表于 2013-10-19 15:31:13 | 显示全部楼层
回复 3# zfx253


    您说的这个很有价值。太感谢了。我这个情况是这样的,现在没有提供IO,想让标准单元来驱动,所以我在综合的时候把这个电容设成这么大,看看能不能让DC通过调整或者增加驱动单元来解决,现在就出现了上述的问题,transition time太大,时序算得不对。
发表于 2013-10-19 20:39:32 | 显示全部楼层
不对吧,必需要有io才能够驱动几pf,否则就是0.0几pf
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-7-4 14:31 , Processed in 0.018713 second(s), 9 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表