在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 6933|回复: 9

[求助] 怎么看驱动能力是否足够啊?

[复制链接]
发表于 2013-8-28 17:34:50 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
在数字后端的时候,怎么确定cell的输出有足够的驱动能力驱动下一级啊?
是fanout就代表的驱动能力?
但是模拟电路,说驱动能力,是说输出的电流能都驱动下一级。
可是数字后端里面,好像没对电流大小做很多关注啊,所以问问,cell输出的驱动能力到底由什么表示?
发表于 2013-8-29 10:43:48 | 显示全部楼层
支持一下!
发表于 2013-8-29 13:47:41 | 显示全部楼层
cell输出的驱动能力等于 (1 / R)(其中电阻R代表着PMOS导通,或者NMOS导通时的等效电阻),其中沟道宽度越大的cell(相应的面积也越大),其等效的电阻R越小,相应的驱动能力越大。
    时间常数 τ = 1 /( R( C1 + C2 + C3 + C4 + ....) ) 与驱动能力密切相关,而这个值又与transition time相关。因此当驱动能力过小时,后面的fanout数量过多,那么transition time将会很大,故而无法驱动下一级cell。
    以上是我的个人的理解,希望大牛指导!
发表于 2013-8-30 07:34:23 | 显示全部楼层
个人感觉除了看transition之外还要看看之后的cap大小,如果fanout不大而后面一级报出来的cap很大,很多时候就是因为驱动不够大造成的,这种情况下这条路径上的delay会很大。
同求大牛指导!
发表于 2013-9-8 21:28:02 | 显示全部楼层
楼上几位想太多了。
看连接cell的那条net的slew time就行了。如果slew time过大,去看看为什么大。是没有做好fanout,还是drive的net length太长。
当然,如果cell delay过大的话,说明input slew或者load有一项或者都超过了lib里look-up table的定义范围。 这些constraints在进行设计之前都可以定义在SDC或者一些command的里面。
发表于 2015-6-18 10:49:34 | 显示全部楼层




  紧紧抓住大牛的尾巴,请问下,你这种方法就是设一条max transition的constraint,然后看那些net violate了是吗?数字里面我一直困扰,这个驱动为啥没有个参数表示一下
发表于 2017-11-21 13:52:49 | 显示全部楼层
回复 6# hjacky2010

同问,在库文件里哪个参数反映了该cell的实际驱动能力?
发表于 2023-11-10 16:02:00 | 显示全部楼层
同问,在库文件里哪个参数反映了该cell的实际驱动能力?
发表于 2023-11-10 17:18:29 | 显示全部楼层


zhx_sm 发表于 2023-11-10 16:02
同问,在库文件里哪个参数反映了该cell的实际驱动能力?


max_cap
发表于 2024-7-22 12:41:33 | 显示全部楼层


谢谢!!!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-2-13 02:31 , Processed in 0.022131 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表