在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 8507|回复: 15

[求助] 如何确定CT sigma-delta 调制器中电流舵DAC的电流大小

[复制链接]
发表于 2013-4-18 16:22:49 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
在CTsigma-delta调制器中,采用假设反馈系数是-1.2,积分电阻为2.5K,差分输入,其中一端的输入电压为500mV,即流过积分电阻的最大电流是200uA;那么根据系数算下来DAC电流应该为240uA,如果采用4位量化,即需要15个DAC电流单元。我不明白240uA是15个电流单元的总和吗?每个电流舵DAC的单端电流应该是16uA?还是有其他的解释?
发表于 2013-4-19 06:52:09 | 显示全部楼层
yes
 楼主| 发表于 2013-4-19 19:48:50 | 显示全部楼层
回复 2# feynmancgz

非常感谢你的回复。我尚有疑问,控制这15个DAC的信号是量化器的输出,或者为高或者为低,那么DAC的电流方向要么是向外流出,要么是向内流入,也就是如果考虑DAC的电流流向,这15个DAC的电流加起来并不等于240uA,这该如何解释?谢谢。
发表于 2013-4-19 22:22:36 | 显示全部楼层
回复 3# violet516


   What do you mean ? Just the total Idac*Rint = fbc*Vref, voila!
 楼主| 发表于 2013-4-21 15:44:24 | 显示全部楼层
本帖最后由 violet516 于 2013-4-21 15:46 编辑

回复 4# feynmancgz


    DAC连接方式.png 这个问题明白了, 非常感谢你的回复。现在刚开始搭整体电路,碰见了不少问题。我还想请教一下,DAC的连接方式,如图所示,我是先搭建了一个16uA的电流舵DAC单元,然后分别将15个DAC单元的同向电流端和反向电流端连接在一起,然后再分别输入到积分器的运放端,但是由于DAC一直有电流流入或者抽出,使得积分电阻两端总有电流通过产生电压差,那么在仿真DC时积分器运放输入端的DC值都会偏离原来设定的共模值(900mV),继而影响到积分器的输出。我想请教一下这种连接方式对吗?新手上路,非常期待你的回复。 DAC连接方式.png
发表于 2013-4-21 17:58:17 | 显示全部楼层
回复 5# violet516


   Your connection is right, but simulation method is not right.
   If you do DC simulation, the current will flow into input resistos and that leads to voltage difference.
   You should do trans simulation. Actually the current is flowing into the integrator, not the input resistors.
   Then you will find out that when there is current flowing into integrator, there is voltage difference at the input of the integrator, but it's small. It means when you design your OTA, you should make sure that Gm of the OTA is much larger than 1/Rint to make the input of your OTA as virtual ground, then the voltage difference at the input will be small.
 楼主| 发表于 2013-4-25 20:55:46 | 显示全部楼层
回复 6# feynmancgz

    gm加法器和四位量化器.png 仿真结果.bmp
     非常感谢你的回答。我是同时做了DC和Tran仿真,然后分析DC时发现了这个问题,DC的偏离值大约有40mV(DC理想值是900mV);我采用的不是Gm-C积分器,而是active RC积分器电路,那么要消除这种DAC电流流过积分电阻而产生的电压偏离,应该满足什么要求呢?
   在初步搭建整体回路后,仿真时我先使得差分输入均为900mV的直流,即输入共模点,且差分输入两端电压差为0;那么此时四位量化器的输出应该是1000,也就是中间值。但是发现在前200ns满足,之后就一直不满足了。我无法确定原因。如图分别是加法器和量化器的连接,以及仿真结果。能帮我分析下吗?
   非常感谢。
 楼主| 发表于 2013-4-25 21:01:05 | 显示全部楼层
回复 6# feynmancgz


    上图中第二栏为理想DAC的输出,白线处应该为正确的结果,200ns之后就不能保持1000了。
发表于 2013-4-25 21:09:45 | 显示全部楼层
回复 8# violet516


   could u change the format of ur plot, it's 3.5M, too large, I cannot see it
 楼主| 发表于 2013-4-26 00:04:21 | 显示全部楼层
回复 9# feynmancgz


    QQ截图20130426000733.png 非常感谢
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-23 14:59 , Processed in 0.022343 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表