在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3243|回复: 7

[求助] 关于锁存器的时序检查

[复制链接]
发表于 2013-3-13 17:03:25 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 tangrui881 于 2013-3-13 22:23 编辑

请教大家一个问题,800M的设计DC时序过不去,想使用电路交织技术,使用两个锁存器,把数据分成两个相位的通路,分别运算再MUX输出。(如图)   QQ截图20130313170538.png





问题1,可以这样做吗?不是要避免锁存器吗?   
         问题2,如果可以,再DC检查时,需要把锁存器的使能信号G设置成时钟信号来检查吗?
 楼主| 发表于 2013-3-13 17:05:20 | 显示全部楼层
自己顶一个,求大神赐教
发表于 2013-3-14 11:31:25 | 显示全部楼层
回复 2# tangrui881


    如果把那两个latch换成dff,功能上还正确吗?
发表于 2013-3-14 23:06:31 | 显示全部楼层
纯同步电路是需要避免latch,不过有些个别设计中也需要latch
如果只是因为频率太高,setup满足不了,为什么不直接降频。这个电路内部的Q其实就是等效于二分频的工作时钟
 楼主| 发表于 2013-3-14 23:36:21 | 显示全部楼层
回复 3# sjtusonic


   latch导通相当于组合逻辑,换成DFF会晚一个周期,像累加器这样的结构,可能功能会变
 楼主| 发表于 2013-3-14 23:39:38 | 显示全部楼层
回复 4# supercainiao


   需要处理的数据频率就是那么高,降频就要降采样了
发表于 2013-3-15 08:52:54 | 显示全部楼层
回复 5# tangrui881


    就1楼那个图上的电路来看,我初步感觉是换成dff应该还能用,你的实际电路不仅限于1楼所示的那个电路形式对吧?
 楼主| 发表于 2013-3-15 10:45:37 | 显示全部楼层
回复 7# sjtusonic


   嗯,那个是介绍这种电路交织方法的原理图,实际电路是个累加器,想把加法运算按那个方法拆成两通道,因为存在反馈,不知道能不能这么用
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-26 20:01 , Processed in 0.025927 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表