在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
查看: 2936|回复: 6

[求助] 求助下图分频电路定义方法

[复制链接]
发表于 2013-3-5 12:18:52 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
1.png


上图的电路中,如何定义分频时钟clk32和clk8?

在代码中,流向其他寄存器CK端的时钟为clk32和clk8_inv.
 楼主| 发表于 2013-3-5 13:41:18 | 显示全部楼层
先说说我的看法,
clk32的定义没有任何问题,divide_by 32,定一点在clk32_reg/Q就可以了;
clk8定义比较费解:
1.如果将clk8定义在clk8_reg/Q端,那么工具在分析时序的时候,会自动在INV之后设置一个clk8_div',并且分析clk8_div和clk8_div'之间的时序关系,因此会错误的检查到一个建立时间违例。
2.如果将clk8定义在INV之后,那么clk32和clk8之间的时序分析就会因为少了一个INV的延时,导致跨域信号之间的时序分析与真实情况存在偏差。
回复 支持 反对

使用道具 举报

发表于 2013-3-5 15:29:53 | 显示全部楼层
是不是这个?

set_false_path -through [get_pins "clk32_reg/*" -filter "direction == in && is_data_pin == true"] -to [get_clocks clk8_div']
回复 支持 反对

使用道具 举报

 楼主| 发表于 2013-3-5 16:00:41 | 显示全部楼层
回复 3# stephen_0921


    谢谢解答,你的意思是将clk8_div和clk8_div'之间定义成false path么?
虽然这样的方法可以行,但是我的本意是希望能够只通过定义时钟的方式处理这样的问题

因为clk8_div'这个时钟其实不存在的,即是工具自己加进去的一个,设计人员不太容易意识到会有这样的问题,我希望能够找到通用的解决办法,比如稍微的改进verilog代码,或者定义时钟时加上什么因素等。
回复 支持 反对

使用道具 举报

发表于 2013-3-5 16:11:12 | 显示全部楼层
用create_clock创建 clk8_div,用create_generated_clock 创建 clk8_div',不行么?
回复 支持 反对

使用道具 举报

 楼主| 发表于 2013-3-5 16:38:37 | 显示全部楼层
回复 5# stephen_0921


  那工具就会分析clk8和clk8'之间的关系。但是clk8是完全没必要的,而且两者的时序根本不用查吧?
回复 支持 反对

使用道具 举报

发表于 2020-3-26 09:22:09 | 显示全部楼层


   
AveryYoung 发表于 2013-3-5 16:38
回复 5# stephen_0921


请教下 楼主最后怎么解决的
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-10-8 10:52 , Processed in 0.015305 second(s), 4 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表