在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3469|回复: 8

[讨论] 给pipeline ADC的每一级分配位数考虑些什么因素呢

[复制链接]
发表于 2012-8-3 11:17:32 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 chaojixin 于 2012-8-3 11:19 编辑

听过一个说法,为了减少分段造成的非线性,第一级多做几位,甚至做到4.5位,然后之后2.5或者1.5,大家怎么看?
发表于 2012-8-3 11:55:20 | 显示全部楼层
据说可行
发表于 2012-8-3 20:18:56 | 显示全部楼层
第一级多做几位,对后级的精度要求也更低
发表于 2012-8-3 21:24:26 | 显示全部楼层
回复 1# chaojixin


    如果速度不是bottleneck的话,前级做高比特位,不仅有利于DNL/INL/SFDR等,同时也有利于降低后级的noise,从而达到较好的power efficiency。此种做法的合理性,可部分参考TI/ADI等在ISSCC上发表的N>12-bit的pipeline ADC论文。
发表于 2012-8-4 02:28:29 | 显示全部楼层
看过的一个知名公司的片子,8级流水,14bit,第一级4位,后面7级2bit
第一级做大对噪声有很大抑制作用
 楼主| 发表于 2012-8-4 23:41:25 | 显示全部楼层
回复 4# California
谢谢!大概什么年份的呢?
 楼主| 发表于 2012-8-4 23:45:34 | 显示全部楼层
回复 5# guomin1437
那么销魂?那么第一级的难度也会大不少吧?
发表于 2012-8-5 12:58:09 | 显示全部楼层
回复 6# chaojixin


一个例子:   
[2009_ISSCC/JSSC_ADI] A 16-bit, 125 MS/s, 385 mW, 78.7 dB SNR CMOS pipeline ADC
架构:前两级5bits+后8级2bit。
其它的例子应该也可以从此篇文章JSSC版本的references中找到。
 楼主| 发表于 2012-8-7 14:16:47 | 显示全部楼层
大赞!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 21:52 , Processed in 0.023422 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表