在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 8968|回复: 16

[求助] 请教多层打孔的方法

[复制链接]
发表于 2012-6-20 10:20:54 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
CONT,V1,V2,V3,V4,当有几层需要在同一点连接在一起时,什么情况下该叠在一起打孔,什么情况下该错开位子打孔?我都见过,有点混乱了,请教一下各位,谢谢!
 楼主| 发表于 2012-6-21 09:15:35 | 显示全部楼层
没人知道吗?
发表于 2012-6-21 12:27:28 | 显示全部楼层
我也不知道
寻高手解答
发表于 2012-6-21 13:47:32 | 显示全部楼层
这个在没有rule限制的情况下肯定是都叠在一起打孔最省了,要错开一般是因为几层metal之间的距离不一样
发表于 2012-6-21 14:20:58 | 显示全部楼层
我也不知道
寻高手解答
发表于 2012-6-21 18:41:00 | 显示全部楼层
ESD一般错开,或者一些大电流的metal,不希望流入太快,另外via承受电流能力会比metal差很多.
发表于 2012-6-21 23:38:11 | 显示全部楼层
回复 6# allen_tang


    你在误导人啊,并不是所有的孔电流能力比铝差啊,要看什么工艺的,例如孔如果加钨的话就比铝承受的电流大,你说的太片面了。
至于什么时候错开什么时候叠加根据design rule来就是了。
发表于 2012-6-21 23:49:04 | 显示全部楼层
个人觉得应该是相邻层错开,隔一层可以在同一位置。即cont、V2、V4。。V1、V3。
发表于 2012-6-23 00:45:22 | 显示全部楼层
本帖最后由 allen_tang 于 2012-6-23 00:50 编辑

回复 7# 843071455


    是太片面了,基本都在90-110的CMOS工艺上,backend连接也都是铜连接为主,这点我应该先讲明白。。。
 楼主| 发表于 2012-6-25 13:37:07 | 显示全部楼层
回复 9# allen_tang


    多谢各位的指点!
    但是design rule里头没有规定,这个都靠发挥。
    之前还有一个问题是重叠打孔在PAD上的时候,绑线容易损坏金属层,需要错开打孔。
    我自己考虑的也是错开打孔的话让电流多绕绕这样金属上流的比较均匀,ESD特性会好些。
    看到一些书上说RF的电路要重叠打孔,减小寄生。
    不知道除了这些考虑,还有什么别的考虑没有?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-30 07:59 , Processed in 0.021322 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表