在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: chaowei

[求助] 请教带隙基准工艺角仿真的问题

[复制链接]
发表于 2011-11-25 11:57:01 | 显示全部楼层
BJT corner影响很大,我最近做的一个bgr在全pvt corner下(包括bjt corner)最大和最小值之间能差到30mV
发表于 2011-11-25 13:47:30 | 显示全部楼层
学习了。。。。
发表于 2011-12-27 16:01:51 | 显示全部楼层
有运放的带隙工艺偏差应该会小点的。。
发表于 2012-3-21 19:55:24 | 显示全部楼层
我做出来的基准 浮动30mv 啊  心里好郁闷啊
发表于 2012-3-21 23:37:44 | 显示全部楼层
回复 24# lllyyy625


    请问在做电路的过程中应做如何考虑以降低各Corner间性能参数的变化?
发表于 2012-3-22 09:36:12 | 显示全部楼层
bjt model level=1 only ss/tt/ff ..

but mos have 5 corner model ..
发表于 2012-5-23 12:12:42 | 显示全部楼层
只跑MOS工艺角,影响不大,这里只有OTA输入失调以及电流镜的影响,一般很小;跑MOS和R工艺角,影响也不大,因为此时只是电流的微笑变换,电阻比值以及带隙电压变化很小;跑全工艺角,由于带隙电压的变化,会造成比较大的初始电压值的变化,温度曲线也会有比较大的差异
发表于 2012-6-4 17:07:24 | 显示全部楼层
学习了!
发表于 2012-10-23 17:48:19 | 显示全部楼层
想请教一下,如果放ss和ff与tt相对比,Vref的温度系数相差很大,Vref的浮动很大,有什么办法可以解决这个问题,是从电路架构考虑还是从其他方面考虑
发表于 2015-5-20 09:29:02 | 显示全部楼层
我做的带隙基准800mv、如果只是改mos的 tt 到 ss,Vref变化不大,但是接着更改为bjt_ss、res_ss时,Vref相差9mv之多,这正常吗
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-17 04:56 , Processed in 0.021797 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表