在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3056|回复: 3

[求助] 异步时钟之间怎么设置constraint检查setup和hold?

[复制链接]
发表于 2012-4-9 10:39:48 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
如果周期分别是2NS和6.8NS的的时钟之间数据有交互,该怎么样去设置constraints 。
包括setup和hold。特别是hold
发表于 2012-4-9 14:25:48 | 显示全部楼层
回复 1# amd2010


    这种跨时钟域的,一般都是设计来保证的,一般不会对这样的路径做时序检查。


     一定要检查的话,貌似要用专门的工具。比如cadence 的cdc。

     没做过这个,不知楼主的情况。
发表于 2012-5-23 00:14:00 | 显示全部楼层
回复 2# otogyg


    你好,我想问一下 ,异步的情况下  时序是怎么通过设计来保证的?
发表于 2012-5-23 08:05:17 | 显示全部楼层
回复 1# amd2010

问个问题,你说的这个异步时钟,应该指的是async的电路是吧。
如果是,这两个不同时钟域之间,在NOSI的情况下,有Check Setup & Hold吗?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-23 07:27 , Processed in 0.021153 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表