在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3348|回复: 3

[求助] 多时钟分析,相同时钟域的,不同的margin设置

[复制链接]
发表于 2012-3-19 11:31:04 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
11.JPG
如图所示,buffer tree中连接两个模块或cell,分别接入各自时钟端口,时钟root名为clk,使用set_clock_uncertainty设置uncertainty为0.1ns,所以module_1和module_2时钟端口的uncertainty为0.1ns,问题:

1、如果module_1需要0.1ns的clock uncertainty,而module_2不需要这么大的clock uncertainty,在PT/NT分析中,我应该如何设置?
2、多时钟多频率分析中,不同时钟域的margin可以通过clock uncertainty设置,那么同一时钟域的不同margin如何添加呢?
发表于 2012-3-19 13:29:04 | 显示全部楼层
1)uncertainty可以指定pin
2)uncertainty也有设置同一时钟的margin的功能
 楼主| 发表于 2012-3-19 17:08:39 | 显示全部楼层
回复 2# 陈涛

同一个时钟域的两个module,module需要0.1的uncertainty,module_2不需要uncertainty,我应该怎么加呢?
set_clock_uncertainty 0.1 [get_clocks clk]
set_clock_uncertainty 0.0 [get_pins Xinst_module_2_/CK]

这样的方式吗?
发表于 2012-3-19 23:39:30 | 显示全部楼层
陈大的正解
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-15 21:24 , Processed in 0.018156 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表