在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3264|回复: 6

[求助] 请教——VCO输出的buffer问题

[复制链接]
发表于 2011-11-16 16:55:47 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
最近在仿一个VCO,电路结构刚刚搭起来,但是不知道应该在时钟信号输出端加多大的负载进行仿真,这个是否有一个合适的参考值?还是必须要根据封装工艺设置啊?

被这么个简单的问题困扰了很久,很是苦恼,还望各位兄弟不吝赐教。

PS:我用的是.13um的工艺。
发表于 2011-11-16 17:13:00 | 显示全部楼层
你要根据你下一级的输入电容设置负载!
 楼主| 发表于 2011-11-16 17:27:26 | 显示全部楼层
回复 2# weirongcheng


    嗯,这样说确实是对的。但是在实际使用中,假设PLL单独封装为一个芯片,PLL本身并不能驱动特别多的其他芯片,而是主要依靠加时钟树来驱动。如果这样的话,PLL所驱动的负载就仅仅只有封装的寄生电阻电容和时钟树的起始端的输入电阻电容了,这个应该是有个经验值的吧?
当然,如果PLL和其他电路封装在一起,就仅需要知道下一级输入电容就OK了。不知我的想法正确与否?
发表于 2011-11-16 23:38:46 | 显示全部楼层
看具体情况做噻
发表于 2011-11-17 08:07:04 | 显示全部楼层
回复 3# lcfbest


   同意
发表于 2011-11-17 10:13:45 | 显示全部楼层
还是看应用范围和负载Cap
发表于 2015-11-5 23:09:01 | 显示全部楼层
一般芯片输出clock都是用IO的,IO有CMOS,LVDS....
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-9-29 01:24 , Processed in 0.023355 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表