在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4204|回复: 3

[求助] 使用modelsim se 6.4b仿真Spartan 6中的DDR3 IP核出现问题

[复制链接]
发表于 2011-11-12 11:40:45 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
大家好:
      如题所示,使用MIG产生的example_design中的文件进行功能仿真,所有的程序均为example_design中的,没有做任何改动,仿真时出现以下错误提示:
# ** Error: (vsim-3058) The width (14) of Verilog port 'addr' does not match the array length (13) of its VHDL connection.
#         Region: /sim_tb_top/u_mem_c3
不知道什么原因,大家帮帮忙,给点提示,小妹不胜感激
发表于 2011-11-12 14:01:25 | 显示全部楼层
本帖最后由 wjhdmmm 于 2011-11-12 14:03 编辑

回复 1# 20100630


    你在Verilog中的addr信号是14位的,而VHDL中定义的数组是13位的。若verilog做的顶层文件,例化的元件是vhdl编程,两者之间(.XXX(addr))接口不匹配。
 楼主| 发表于 2011-11-15 10:17:45 | 显示全部楼层
非常感谢
发表于 2014-11-10 21:55:47 | 显示全部楼层
非常感谢
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-23 00:11 , Processed in 0.019516 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表