在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 13732|回复: 15

[求助] 相位90度的时钟怎么产生?

[复制链接]
发表于 2011-8-23 09:30:04 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x

两个时钟的相位差90度

两个时钟的相位差90度
发表于 2011-8-23 09:42:05 | 显示全部楼层
二分频?延迟?
 楼主| 发表于 2011-8-23 10:38:49 | 显示全部楼层
大侠指导啊!
发表于 2011-8-23 13:52:40 | 显示全部楼层
回复 3# aries2008


   用二倍频率的clk二分频就好了,你搜一下二分频电路,很简单的
发表于 2011-8-23 16:28:17 | 显示全部楼层
normally DLL with taps or div by 2.
depends on your application
发表于 2011-8-24 15:25:47 | 显示全部楼层
1. DLL with pi/4 delay
2. 2 times frequency clock then /2 divider
发表于 2011-8-24 20:33:33 | 显示全部楼层
四相时钟发生电路   两个同步的D触发器  激励函数为D2=Q1  D1=Q1的反     然后分别从两个触发器的Q1 Q1反  Q2 Q2反 提取四个输出信号        就可以得到四个相位分别相差90的信号
当然 如果考虑触发器和导线的延时   会有所偏差   
这个是一种简单方法 我只是一个刚毕业的本科生  暂时只会这种方法
发表于 2011-8-24 20:40:45 | 显示全部楼层
如果用2分频电路   看似可以  其实不然
因为信号的频率被改变了  
产生的信号是倍频的   不符合你给出的波形   而且在每个位置信号相位都相差90   只在信号上升沿或者下降沿相差90     中间并不同   在低频信号的一个周期内   倍频信号已经经过了2个周期   
你自己可以画divider的波形图看看
发表于 2011-8-24 20:49:54 | 显示全部楼层
另  DLL(延迟锁相环)是可以的   RF的东西暂时没有学   只是大概看了下DLL的介绍  原理上是可以的
两种方法各有优缺点   choose one  deponds on your application
发表于 2011-8-25 09:07:25 | 显示全部楼层


呵呵,能画一下这个电路图吗?或者至少画几个波形?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-17 21:34 , Processed in 0.031032 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表