在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: 110500623

[求助] FPGA截位 直流分量

[复制链接]
发表于 2011-6-29 13:45:40 | 显示全部楼层
学习中,。。。。
发表于 2011-6-29 14:04:42 | 显示全部楼层
截位后,根据是偏移正常值进行补偿,是正补偿还是负补偿看具体的情况····算法的设计是对直流分量很关键的规避方式··
 楼主| 发表于 2011-6-29 14:38:31 | 显示全部楼层
回复 12# 11chenjj


    之前直接截位后在截位后数据上加上一个常量值来进行直流补偿,后来发现这个常量值不是固定的,所以就不好用在实际应用中。。。
发表于 2011-6-30 10:19:19 | 显示全部楼层
在设计中可以考虑rounding和trunding. 参见论坛里的xilinx dsp primer.
发表于 2012-1-12 21:38:30 | 显示全部楼层
试试这种方式,比如将一个16bit截成12bit:
wire signed [15:0] data_16b;
wire signed [11:0] data_12b;
assign  data_12b = ( $signed(data_16b[15:3]) + $signed({{12{data_16b[15]}},{1'b1}}) )>>>1;
发表于 2012-7-7 09:45:48 | 显示全部楼层
发表于 2013-12-3 11:09:04 | 显示全部楼层
楼主找到好的方法了吗
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

X

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-6-21 02:56 , Processed in 0.019104 second(s), 7 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表