在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: wkfr

[求助] 关于FPGA内部RAM的使用

[复制链接]
 楼主| 发表于 2011-6-17 19:11:09 | 显示全部楼层
回复 3# Lawee
谢谢,但是不会看错地方的,因为我就只写了从地址0开始的65个存储单元,其实这个让我费解的是,仿真的波形上都是没有问题的,我把RAM的数据线接出来看了
 楼主| 发表于 2011-6-17 19:12:37 | 显示全部楼层
回复 4# qd0090
谢谢,可是只是少量的数据错误啊,如果不满足时序要求的话应该不会这样吧
 楼主| 发表于 2011-6-17 19:15:53 | 显示全部楼层
回复 6# 110500623
谢谢,不会有读写冲突的,首先RAM有读写的控制信号,高的时候写,低的时候读。其次,我是先一次性读了390个,然后处理(130个时钟周期),然后再写入的,也就是说读和写之间间隔了130个时钟周期
 楼主| 发表于 2011-6-17 19:17:26 | 显示全部楼层
回复 7# yadog
谢谢,我做的是时序仿真
发表于 2011-6-17 20:04:31 | 显示全部楼层
我在用xilinx的fpga时也遇到过这种问题,最后证明是timing问题
 楼主| 发表于 2011-6-18 14:29:50 | 显示全部楼层
回复 15# waterfly
是指时序问题么,我再看看吧,虽然我一直认为没有错,但是也找不到其他合理的原因了,谢谢
发表于 2011-6-18 15:11:11 | 显示全部楼层
个人认为也是 时序问题,是不是边沿没有被时钟检查到,漏了,把检查边沿的时钟频率弄宽点,试下
发表于 2011-6-24 08:41:39 | 显示全部楼层
不知道是什么速度的读写,如果上200M可能是Timing问题
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-23 09:27 , Processed in 0.019212 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表