在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3653|回复: 3

[求助] 关于采样保持电路全差分运放的共模补偿问题

[复制链接]
发表于 2011-5-22 16:42:08 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
假如设计一个采样保持电路,用全差分折叠共源共栅运放
在设计运放时,都要做共模反馈,而且一般共模反馈回路的补偿都是在开环情况下做的
但是实际应用中,电路处在采样阶段时,运放输出和输入短接构成跟随器,这样从运放的输出端到输入端又存在另一个共模反馈回路
那么整个运放有两个共模反馈环路,这时的稳定性怎样保证呢?输出端的共模电平也就是此时输入端的共模电平又怎样确定呢?
大家给说说啊
发表于 2011-8-27 13:38:41 | 显示全部楼层
最近也在弄这个,做出来精度不高,跟随的误差有10mv,怎么改进啊
发表于 2011-8-27 15:34:45 | 显示全部楼层
回复 1# favourite626


    两个环路的稳定性分别都仿真一次。
输出的共模电平由设定的参考电平(比如VDD/2)决定,这是设计指标吧。
发表于 2013-5-27 17:14:04 | 显示全部楼层
输出共模电平应该是根据你电路参数的取值来确定的吧。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-23 03:33 , Processed in 0.018965 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表