在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
查看: 80|回复: 0

[求助] SAR ADC异步时钟的占空比问题

[复制链接]
发表于 昨天 22:05 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
请问这个文献里sar adc异步时钟CLKC是怎么做到占空比不是50%的。

CLKC.png file:///C:\Users\WL\Documents\Tencent Files\2510487357\nt_qq\nt_data\Pic\2025-11\Ori\2d1e92da8666bb375d23fb2ea89a4174.png
异步环路能保持高和保持低的时间都是由延时决定的,只调整整个环路的延迟的话,好像就没办法让高电平和低电平维持的时间不一样。因为CLKC=VALID_DELAY非。

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 ) |网站地图

GMT+8, 2025-11-15 08:37 , Processed in 0.255183 second(s), 4 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表