在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
查看: 96|回复: 3

[求助] 关于I2C_slave的约束问题

[复制链接]
发表于 昨天 11:46 | 显示全部楼层 |阅读模式
悬赏66资产未解决

                               
登录/注册后可看大图


我iic_slave用的是别人的代码,遇到这个情况:“直接使用SDA作为识别start的寄存器的CK端”。 然后目前在fpga板子上面做原型验证 ,已经提示这个寄存器没有约束了。ic流程肯定也没法避免,请问这里一般该怎么约束呢? 也需要creat_generate_clock吗   我目前在vivado上面这样尝试了,和SCL一样的约束。但是不知道这样在ic流程上是否也该这样约束。请教一下大佬们

                               
登录/注册后可看大图

发表于 昨天 15:47 | 显示全部楼层
看起来应该直接 create-clk,而不是create-generate-clock
回复

使用道具 举报

 楼主| 发表于 昨天 15:53 | 显示全部楼层


   
daodaier 发表于 2025-11-13 15:47
看起来应该直接 create-clk,而不是create-generate-clock


就是SCL作为独立的时钟。那么频率上可以怎么设置呢,直接和SCL的一致可以吗?
回复

使用道具 举报

发表于 昨天 18:14 | 显示全部楼层


   
Liairy 发表于 2025-11-13 15:53
就是SCL作为独立的时钟。那么频率上可以怎么设置呢,直接和SCL的一致可以吗? ...


可以啊。不过你设高点总没事的。随便来个2M/4M应该都行。
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

X

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 ) |网站地图

GMT+8, 2025-11-14 04:05 , Processed in 0.020315 second(s), 4 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表