在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 77|回复: 0

[原创] NVMe高速传输之摆脱XDMA设计7之系统控制模块设计

[复制链接]
发表于 昨天 17:27 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
系统控制模块负责实现 NVMe over PCI 逻辑加速引擎的控制功能, 其结构如图 1 所示。 用户通过系统控制模块实现对初始化功能、 队列管理功能、 DMA 功能等主要功能的控制, 同时逻辑加速引擎的工作状态也通过此模块反馈给用户。 系统控制模块包含了初始化控制单元、 队列控制单元、 DMA 控制单元和性能监测单元。 在各控制单元和监测单元中包含了多个寄存器组, 用户可通过访问寄存器组的方式实现功能的控制和状态的监测。 为方便用户访问这些寄存器组, 系统控制模块采用 AXI4-Lite 总线作为接口, AXI4-Lite 接口具有低带宽、 低延时、 低复杂度的特点, 采用该接口可以简化设计逻辑和功耗, 同时作为标准协议接口可以更方便的集成到用户环境。
NVMe加速pcie30系统控制模块.png
图1 NVMe over PCI 控制模块结构图


您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-6-30 03:46 , Processed in 0.012779 second(s), 8 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表