在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 172|回复: 2

[求助] Bandgap输出电压的线性调整率如何优化?

[复制链接]
发表于 前天 11:41 | 显示全部楼层 |阅读模式
50资产
准备做一个电压基准芯片。结构就是带隙+buffer(运放负反馈)。
竞品的输出电压线性调整率10uV/V。

而我目前这个结构的带隙产生的基准电压的线性调整率已经20+uV/V,加上buffer输出后的先行调整率应该会更差。目前运放的低频增益50dB,带隙PSRR60db。
求问大家如何提高带隙输出基准电压的线性调整率呢?

采用的带隙电路结构

采用的带隙电路结构
发表于 前天 14:49 | 显示全部楼层
improve PSRR ??

1. cascode power


2. pre-regulator ob bandgap




 楼主| 发表于 前天 20:30 | 显示全部楼层


peterlin2010 发表于 2025-4-26 14:49
improve PSRR ??

1. cascode power


感谢您的回答。
1.我目前的电路中的电流镜已经用了cascode管(由于电路在服务器,网上找了个类似的结构图,忽略了这一点,sorry)

2.Pre Regulator的话需要再做一个LDO?这个LDO的最低工作电压要比带隙的最低工作电压更低,目前电路要求最低工作电压1.6V
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-4-28 05:42 , Processed in 0.018713 second(s), 7 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表