在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 637|回复: 6

[求助] SAR ADC中的CDAC电平不稳定问题

[复制链接]
发表于 2025-3-20 14:34:59 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
SAR ADC采用的Vcm-baesd时序,在单独仿真自举开关+电容阵列时,电容上级板电压正确,在加上比较器(Double-tail比较器)之后,CDAC的输出变得不稳定,电平变化的时刻恰好是比较器的时钟沿,所以怀疑是比较器导致的;请问各位大佬这种情况的原因是什么,应该如何解决。
比较器电路尺寸和CDAC电平瞬态仿真结果如图
屏幕截图 2025-03-20 143109.png


屏幕截图 2025-03-20 143414.png
发表于 2025-3-20 15:27:49 | 显示全部楼层
比较器的kickback noise吧
发表于 2025-3-20 16:53:52 | 显示全部楼层
你先换成理想的比较器试一下
 楼主| 发表于 2025-3-20 20:18:13 | 显示全部楼层


Ethancf 发表于 2025-3-20 15:27
比较器的kickback noise吧


这个回踢噪声会对ADC的有效位数造成很大影响吗,我做的10位,仿出来只有5.6。
 楼主| 发表于 2025-3-20 20:19:03 | 显示全部楼层


tangyaoyun 发表于 2025-3-20 16:53
你先换成理想的比较器试一下


好的,我试试
发表于 2025-3-21 10:27:39 | 显示全部楼层
加pre-amp
发表于 2025-3-21 17:19:27 | 显示全部楼层


纯新手 发表于 2025-3-20 20:18
这个回踢噪声会对ADC的有效位数造成很大影响吗,我做的10位,仿出来只有5.6。
...


这个影响就太大了点,看看共模啥的是不是太弱了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-4-20 13:08 , Processed in 0.022618 second(s), 8 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表