在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 253|回复: 0

[求助] 关于高精度sigmadelta ADC的输入问题

[复制链接]
发表于 2025-3-19 15:58:06 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本人新手,第一次接触sigma delta ADC,这几天看ADS1284的芯片手册,有些不太理解的地方,求大佬们解释啊。主要是下面两张图。

1.png 2.png
第一张图是调制器与前面的pga接口,这里文中说capp和capn要片外连接10nF电容,用于消除由于chop带来的glitch。我不太理解的点是,调制器第一级的采样电容应该在1us内将输入信号完全建立(调制器的采样频率是1M),否则会有谐波成分。但这里前面挂一个10nF的片外电容,PGA的带宽就会降低到很低,可能无法在1us内完全建立到所需要的精度,为什么要这么做呢。文中又把调制器的采样电容和开关等效为了一个55kohms的电阻,这种等效方法在高速ADC中似乎很少见,是否sigma-delta ADC有专门的理论?
第二张图是该芯片的一个应用场合,在输入端加入了RC滤波网络,我不太理解的是,加这种低通网络,只会抑制输入信号的高频噪声,输入的低频噪声依然完全传递到了调制器的输入,而且不会被调制器的STF衰减。那这样做的目的是什么呢?
求助各位大佬,感谢!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-4-6 03:54 , Processed in 0.014610 second(s), 8 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表