在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 281|回复: 1

[原创] VCO单独后仿和放在环路里后仿频率差别很大

[复制链接]
发表于 2025-3-6 22:22:07 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
如题:电源电压是1.1v
VCO(包括buffer)单独模块后仿FVCO=300MHz@Vc=0.35v,FVCO=1GHz@Vc=0.6v,此结果相比前仿真频率掉了几十MHz,属于正常,但进行环路后仿的时候发现FVCO=600MHz@Vc=1v
为了验证做了以下尝试:
(1)将环路里面的PFD、CP、LPF都用寄生文件,而VCO使用原理图,仿真得到结果正常
(2)将环路里面其他模块都使用原理图,VCO使用寄生文件,仿真结果异常
(3)在环路里面将LPF输出的Vc控制电压切断,采用理想的电压源给到VCO,输出频率仍然异常
(4)单独仿真VCO后仿和前仿真的时候,除了Buffer,没有带后面的分频器,目前这个带分频器的仿真正在进行
大家有遇到类似的问题嘛?
发表于 2025-3-7 00:09:21 | 显示全部楼层
插眼学习一下
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-4-4 16:55 , Processed in 0.013587 second(s), 7 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表